虛擬FPGA邏輯測(cè)試驗(yàn)證平臺(tái)的設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩68頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著FPGA器件的快速發(fā)展使用,如何準(zhǔn)確高效地測(cè)試驗(yàn)證大量同型號(hào)的FPGA芯片,在類似實(shí)際使用的環(huán)境下是否能正確執(zhí)行設(shè)計(jì)規(guī)范所設(shè)定的邏輯功能,就成為廠家需要考慮的一個(gè)重要問題。因此,研發(fā)一套FPGA邏輯測(cè)試驗(yàn)證平臺(tái)是十分必要的。 本文以虛擬儀器技術(shù)為軟件核心,針對(duì)FPGA邏輯測(cè)試驗(yàn)證的特性,設(shè)計(jì)了一臺(tái)虛擬FPGA邏輯測(cè)試驗(yàn)證平臺(tái)。該儀器是由軟件提供不同的測(cè)試向量信號(hào),在數(shù)據(jù)采集與邏輯控制等部分的硬件電路及計(jì)算機(jī)軟件的共同作用下,

2、完成FPGA中所下載數(shù)字電路的邏輯測(cè)試驗(yàn)證。 論文首先對(duì)FPGA邏輯測(cè)試驗(yàn)證及虛擬儀器技術(shù)作出概述,其次介紹了課題的研究背景和意義,然后重點(diǎn)論述了虛擬FPGA邏輯測(cè)試驗(yàn)證平臺(tái)的總體設(shè)計(jì)與實(shí)現(xiàn),接著分章仔細(xì)討論了儀器的硬件設(shè)計(jì)方案和原理以及應(yīng)用軟件的設(shè)計(jì)。最后簡(jiǎn)單介紹了被測(cè)FPGA開發(fā)板和驗(yàn)證樣例的設(shè)計(jì),并且給出了驗(yàn)證樣例的測(cè)試結(jié)果與分析。 在硬件組成上,一個(gè)完整的測(cè)試驗(yàn)證平臺(tái)包括主板、被測(cè)FPGA開發(fā)板和計(jì)算機(jī)。在應(yīng)用軟

3、件的配合下,平臺(tái)的硬件部分具有信號(hào)產(chǎn)生、數(shù)據(jù)采集、緩沖存儲(chǔ)、定時(shí)計(jì)數(shù)等多種功能。論文主要對(duì)平臺(tái)的主板和被測(cè)FPGA開發(fā)板作了詳細(xì)設(shè)計(jì)和調(diào)試。主板包括測(cè)試向量下載存儲(chǔ)電路、響應(yīng)數(shù)據(jù)采集存儲(chǔ)電路、邏輯控制電路、緩沖電路和EPP(增強(qiáng)型并口)接口等部分。各控制電路均在FPGA中實(shí)現(xiàn),本文重點(diǎn)闡述了FPGA中時(shí)鐘分頻電路、觸發(fā)電路、地址產(chǎn)生電路、存儲(chǔ)及控制電路、EPP接口控制電路及邏輯控制電路的設(shè)計(jì)。 軟件是虛擬FPGA邏輯測(cè)試驗(yàn)證平臺(tái)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論