2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、本課題的研究目的是開發(fā)并設(shè)計一款面向家用電器類產(chǎn)品的4位RISC MCU IP軟核。在對市場需求的調(diào)研對比后,通過對各種家用電器類產(chǎn)品的具體功能、應(yīng)用特點及硬件需求進行了分析,確定了CPU的架構(gòu)及常用的外圍硬件資源做為本課題的研究基礎(chǔ),以便今后在此設(shè)計的基礎(chǔ)上衍生出系列化產(chǎn)品。 經(jīng)過深入細致的研究,本課題設(shè)計的MCU最終采用了數(shù)據(jù)總線和指令總線相互分離的哈佛雙總線、以及Microchip公司PIC微控制器的兩級流水線體系結(jié)構(gòu);指

2、令集主要參考了PIC的指令集架構(gòu),并結(jié)合自身的硬件資源特點進行設(shè)計。通過深入分析PIC及其他知名系列單片機系統(tǒng)結(jié)構(gòu)、指令系統(tǒng)和系統(tǒng)時序,把握了微控制器的設(shè)計思想,并且在此基礎(chǔ)上對精簡指令集MCU IP核進行頂層功能和結(jié)構(gòu)的定義與劃分;采用自頂向下的數(shù)字系統(tǒng)設(shè)計方法,建立了一個可行有效的RISC MCU IP核模型;采用IP核重用技術(shù)、當前流行的Verilog硬件描述語言和高層次綜合方法,對各個模塊進行設(shè)計描述;并借助多種EDA工具對各個

3、具體功能模塊及整個系統(tǒng)進行了仿真,綜合和驗證。 本系統(tǒng)IP核的設(shè)計主要包括CPU基本模塊、外圍常用基本模塊和MCU的中斷系統(tǒng)。本文著重按照流水線的工作流程具體討論了CPU各基本模塊的工作原理和設(shè)計實現(xiàn)方法,大致介紹了外圍常用基本模塊,最后就MCU的中斷系統(tǒng)進行了詳細的描述。整個系統(tǒng)已經(jīng)通過了全面的指令集測試,包括單條指令集測試和指令組合測試。經(jīng)測試驗證結(jié)果表明:所設(shè)計的MCU IP核能夠準確無誤的執(zhí)行除stop、wait以外的3

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論