版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著集成電路的設(shè)計技術(shù)和深亞微米制造技術(shù)的迅速發(fā)展,在單個芯片上集成一個系統(tǒng)成為可能,集成電路設(shè)計已進(jìn)入片上系統(tǒng)(SoC)時代?;谄脚_的SoC設(shè)計方法是建立一個以IPcore(IntelligencePropertyCore)為基礎(chǔ)的全新的設(shè)計流程,它可以提高片上系統(tǒng)的設(shè)計效率,加快新產(chǎn)品投放市場,從而獲得更好的市場競爭力。然而,由于IPcore的設(shè)計經(jīng)常來源于不同的研究方向、不同的公司、以及使用不同的EDA工具,所以在集成時變得非常
2、困難,因此為IPcore研究制訂一個統(tǒng)一的開發(fā)標(biāo)準(zhǔn)成為一個迫在眉睫的問題。國際上已有RAPID(ReusableApplicationspecificIntellectual-propertyDevelopers)、VSIA(VirtualSocketInterfaceAlliance)等組織相繼成立,我國也有相應(yīng)的國家IP核庫的組織成立,協(xié)調(diào)并制訂IP重用所需的參數(shù)、文檔、檢驗(yàn)方式等形式化的標(biāo)準(zhǔn),以及IP標(biāo)準(zhǔn)接口、片內(nèi)總線等技術(shù)性的標(biāo)
3、準(zhǔn)。 在SoC的設(shè)計過程中,一般根據(jù)微處理器選擇片上總線,而IPcore設(shè)計時由于考慮其通用性,不會太多考慮片上總線的要求,因此,需要相應(yīng)的IPcore把已設(shè)計好的IPcore連接到系統(tǒng)總線上。AMBA總線是著名RISC處理器設(shè)計公司ARM公司提出的高性能總線結(jié)構(gòu),已經(jīng)成為SoC設(shè)計應(yīng)用相當(dāng)廣泛的片上總線結(jié)構(gòu),并極有可能成為SoC片上總線的標(biāo)準(zhǔn)。PCI(PeripheralComponentInterconnect)局部總線應(yīng)用
4、非常廣泛,在PC機(jī)、服務(wù)器、便攜筆記本電腦等需要高速總線的系統(tǒng)中大量使用。因此開發(fā)設(shè)計一個AHB-PCI協(xié)議轉(zhuǎn)換的IPcore是非常必要的。 本文的主要工作是理解和研究IPcore的開發(fā)標(biāo)準(zhǔn),并在片上總線AHB總線Rev2.0規(guī)范和PCI微機(jī)外設(shè)總線2.2規(guī)范的基礎(chǔ)上,設(shè)計一個AHB-PCI總線的協(xié)議轉(zhuǎn)換IPcore。 在本論文中,以VHDL硬件描述語言為設(shè)計語言,在Max+PlusⅡ軟件平臺上,實(shí)現(xiàn)了AHB-PCI總線
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- PCI總線IP CORE的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的8051 IP CORE設(shè)計.pdf
- 通用異步串口的IP CORE設(shè)計.pdf
- USB IP Core的設(shè)計和驗(yàn)證.pdf
- MCU8051 IP core的設(shè)計.pdf
- 基于FPGA的小型CPU中通信協(xié)議的研究及IP Core的開發(fā).pdf
- 基于FPGA的USB設(shè)備接口IP CORE的設(shè)計.pdf
- 兼容51指令的8位MCU IP CORE開發(fā).pdf
- 基于FPGA的3-DES算法IP-CORE設(shè)計.pdf
- 網(wǎng)絡(luò)處理器PCI橋IP Core的設(shè)計與實(shí)現(xiàn).pdf
- IP協(xié)議與CCSDS協(xié)議的轉(zhuǎn)換.pdf
- 五級流水PIC16C5x MCU IP Core設(shè)計.pdf
- 基于AMBA總線的DSP Core異步接口設(shè)計.pdf
- 基于IP CORE的PCI接口設(shè)計及在數(shù)字中頻采集與處理模塊中的應(yīng)用.pdf
- 片上總線設(shè)計應(yīng)用及c39;core的soc集成
- 公網(wǎng)-內(nèi)網(wǎng)ip分配及nat地址轉(zhuǎn)換協(xié)議
- 基于usb2.0標(biāo)準(zhǔn)協(xié)議otg芯片的ip核開發(fā)
- 基于AMBA總線的音頻IP核設(shè)計.pdf
- PCI總線控制IP核的集成設(shè)計.pdf
- ip協(xié)議
評論
0/150
提交評論