2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩4頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、VHDL變量與信號的差異量與信號的差異1,賦值方式的不同變量:=表達式信號=表達式2,硬件實現(xiàn)的功能不同信號代表電路單元,功能模塊間的互聯(lián),代表實際的硬件連線變量代表電路單元內(nèi)部的操作,代表暫存的臨時數(shù)據(jù)3,有效范圍不同信號(全局量):程序包,實體,結構體變量(局部量):進程,子程序注:在進程和子程序中,信號只能被使用,不能被定義說明4,賦值行為的不同信號賦值延時更新數(shù)值,一般生成時序電路變量賦值立即更新數(shù)值,一般生成組合電路5,信號的

2、多次賦值a一個進程中:僅最后一次賦值有效b多個進程中:稱為多源驅動(如總線結構)能綜合成硬件電路的多源驅動有三種:線與,線或,三態(tài)例子ARCHITECTURErtlOFsigISSIGNALab:STD_LOGIC定義信號BEGINPROCESS(ab)BEGINa=bb=aENDPROCESSENDrtl由于信號賦值的延時性(賦新值發(fā)生在進程結束時),所以結果是ab的值互換ARCHITECTURErtlOFvarISBEGINPROC

3、ESSVARIABLEab:STD_LOGIC定義變量BEGINa:=bb:=aENDPROCESSENDrtl由于變量賦值的立即更新,所以結果是a和b的值均為b綜合時會產(chǎn)生一條WARNING:Inputisneverused.Thisptwillbepreservedleftunconnectedifitbelongstoatoplevelblockitbelongstoasubblockthehierarchyofthissubbl

4、ockispreserved.大意是說輸入從未使用,如果是頂層程序或者屬于一個子模塊并且該子模塊有這個端口時,會被保留,其余情況下端口會被忽略掉。2.變量libraryIEEEuseIEEE.STD_LOGIC_1164.ALLuseIEEE.STD_LOGIC_ARITH.ALLuseIEEE.STD_LOGIC_UNSIGNED.ALLentityx_sigisPt(A:inSTD_LOGICB:inSTD_LOGICC:inSTD

5、_LOGICX:outSTD_LOGICY:outSTD_LOGIC)endx_sigarchitectureBehavialofx_sigisbeginVAR:process(ABC)variableD:STD_LOGICbeginD:=AX=CxDD:=BY=CxDendprocessendBehavial這段程序的本意與上面是一樣的:X=AxCY=BxC。在利用ISE10.1綜合以后得到的結果如下圖:等效的邏輯圖是這樣的:可以看出

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論