基于FPGA高速時間交織ADC校準與研究.pdf_第1頁
已閱讀1頁,還剩83頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著數字全球化蓬勃發(fā)展,數字信號處理技術在寬帶通信、計算機、數字雷達、測量儀器等領域得到廣泛應用。模擬數字轉換器作為數字信號處理重要接口,其向著高速度、高精度、超寬帶發(fā)展。由于每種工藝的帶寬的限制,單片單工藝的模數轉換器轉換速率幾乎已經達到極限。
  多通道時間交織ADC結構成為突破速度瓶頸的一種重要途徑,其以較低速子ADC并行工作實現更高的采樣率。然而,通道間存在的失調失配、增益失配、采樣時刻偏差等限制了多通道時間交織ADC的性

2、能,需要對這些失配進行校準。
  本文具體內容如下:
  1、建立了包含失調失配、增益失配、時鐘失配的多通道時間交織 ADC失配模型,從理論上分析了失配對ADC性能的影響;
  2、在現有研究的基礎上,完成了三種類型的失配誤差估算算法及仿真驗證,并提出了基于FPGA的數字模擬混合校正方案;
  3、鑒于FPGA可編程靈活的特點,基于FPGA設計了3Gsps8bit雙通道時間交織ADC系統(tǒng),由FPGA實現了三種類型

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論