2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩96頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著處理器性能和通信技術(shù)的快速發(fā)展,人們對數(shù)據(jù)傳輸速率的要求越來越高,SerDes芯片已經(jīng)取代傳統(tǒng)并行傳輸成為新一代高速串行接口的主流。在高速SerDes接口芯片的設(shè)計中,抖動是最需要設(shè)計者關(guān)注的問題。研究抖動仿真技術(shù)是為了能夠精確地仿真SerDes電路設(shè)計,有效地驗證并提升SerDes芯片的抗抖動性能,設(shè)計出性能優(yōu)良的SerDes芯片。
  本論文首先研究了SerDes芯片的電路結(jié)構(gòu);其次對影響其抗抖動性能的各種因素如傳輸線、封

2、裝管腳、輸入信號等進行研究分析與建模,并將建立的模型加入到仿真中,對電路進行了精確地仿真;然后針對仿真結(jié)果,研究分析了SerDes芯片中的CDR電路和預(yù)加重電路,以求通過時鐘數(shù)據(jù)恢復(fù)技術(shù)和信號均衡技術(shù)來改善芯片的抗抖動性能;最后完成了SerDes芯片的后端設(shè)計與物理實現(xiàn),成功流片后對SerDes芯片進行了測試。
  本論文主要研究SerDes芯片設(shè)計中的抖動仿真技術(shù),利用Verilog-A語言完成了輸入時鐘及數(shù)據(jù)信號的抖動模型、傳

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論