三維集成電路中電源分布網(wǎng)絡(luò)的分析與研究.pdf_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著集成電路自動(dòng)化制程的不斷發(fā)展,通過硅通孔(through silicon vias,TSV)形成的三維集成電路(three-dimensional integrated circuit,3D IC)最近逐漸成為集成電路領(lǐng)域的一個(gè)熱門話題。在3D IC中,電源分布網(wǎng)絡(luò)(Power distribution network,PDN)的設(shè)計(jì)是非常重要,同時(shí)也比較困難的。金屬電源線和電源突起(bump),以及電源 TSV是影響整個(gè)3D IC

2、 PDN信號完整性,尤其是電壓降(IR-Drop)分布,進(jìn)而影響電路性能的兩個(gè)關(guān)鍵因素。
  在本文中,將會研究3D IC電源網(wǎng)絡(luò)設(shè)計(jì)的相關(guān)問題,包括電源網(wǎng)絡(luò)的組成,建模,分析,優(yōu)化等。在總結(jié)當(dāng)前存在的3D IC電源分布網(wǎng)絡(luò)設(shè)計(jì)方法的基礎(chǔ)上,本文將會提出一種基于多目標(biāo)同時(shí)優(yōu)化3D IC電源分布網(wǎng)絡(luò)的方法。該方法在改善電源網(wǎng)絡(luò)中的電壓降分布的同時(shí),可以盡量減少金屬電源線和電源 TSV/bump的使用,一次運(yùn)行可以得到多個(gè)“最優(yōu)”解,

3、稱之為面向3D IC的并發(fā)式電源網(wǎng)絡(luò)設(shè)計(jì)及其實(shí)現(xiàn)算法(concurrent optimization method for3D IC PDN),簡稱CCO算法。
  最后,利用對于相同的MCNC基準(zhǔn)電路進(jìn)行優(yōu)化的對比實(shí)驗(yàn)顯示:與傳統(tǒng)的基于飽和模型的優(yōu)化方案相比,本文提出的方法能夠得到更多、更好的電源網(wǎng)絡(luò)設(shè)計(jì)方案,即使在TSV/bump數(shù)量差不多的情況下,也可以節(jié)省約32.7%的布線面積;與窮舉法相比,CCO算法僅需要約1/16的時(shí)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論