

已閱讀1頁,還剩68頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、 本論文以PCT模塊為例,基于SoC設(shè)計方法,給出了一個比較完整的從前端設(shè)計到后端設(shè)計且符合0.18μm工藝IPcore設(shè)計流程,為后續(xù)的設(shè)計工作積累了寶貴的經(jīng)驗。 論文介紹了集成電路設(shè)計技術(shù)的發(fā)展趨勢,在此基礎(chǔ)上,闡述了論文所涉及課題的意義,引出了在深亞微米下SoC設(shè)計所要面臨的挑戰(zhàn)。由于工藝的影響,芯片設(shè)計面臨著時序方面、線延遲方面、串擾方面、功耗等方面的挑戰(zhàn)。針對上述這些問題,給出了設(shè)計中所采用的一些解決方法。論文詳細介紹了
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 深亞微米理論及IP核設(shè)計技術(shù)的研究.pdf
- 基于深亞微米工藝的IP設(shè)計技術(shù)研究.pdf
- 深亞微米ASIC收斂的可測性設(shè)計研究與實現(xiàn).pdf
- 深亞微米EoPDH專用集成電路的設(shè)計與實現(xiàn).pdf
- 亞微米和深亞微米IC中的ESD保護結(jié)構(gòu)研究.pdf
- 基于Encounter的深亞微米布局設(shè)計和布線方法研究.pdf
- 基于深亞微米CMOS技術(shù)的OTA-C濾波器設(shè)計.pdf
- 研究在深亞微米技術(shù)下ESD防護設(shè)計策略.pdf
- 深亞微米標準單元庫設(shè)計與優(yōu)化.pdf
- 深亞微米ASIC靜態(tài)時序分析及實現(xiàn).pdf
- 深亞微米高速低功耗SRAM的設(shè)計.pdf
- 深亞微米工藝下簽核(sign-off)靜態(tài)時序分析方法與研究.pdf
- 超深亞微米SOC設(shè)計IP硬核建模及物理實現(xiàn)關(guān)鍵技術(shù).pdf
- 深亞微米靈敏放大器設(shè)計.pdf
- 超深亞微米SOC芯片布局布線實現(xiàn).pdf
- 深亞微米片上電磁兼容技術(shù)研究與應用.pdf
- 深亞微米IC物理設(shè)計的均衡優(yōu)化研究.pdf
- 深亞微米集成電路的失效定位技術(shù).pdf
- 深亞微米工藝下的Memory建庫技術(shù)研究.pdf
- 超深亞微米器件的輻照特性研究與建模.pdf
評論
0/150
提交評論