版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、集成電路自發(fā)明至今已經(jīng)過了半個世紀(jì),50多年的高速發(fā)展使得集成電路規(guī)模更大,更高的集成度也使特征尺寸越來越小。如今集成電路已經(jīng)滲透到現(xiàn)代化生活的方方面面?,F(xiàn)代通信、醫(yī)療和交通系統(tǒng),全都依賴于集成電路而存在。然而,集成電路設(shè)計也面臨諸多挑戰(zhàn),如特征尺寸的縮小導(dǎo)致互連線串?dāng)_提高,時序收斂因多個變量互相牽制變得更加復(fù)雜,如何預(yù)測并能夠真實反映這些深亞微米效應(yīng),需要通過研究找出一個簡單可信賴的后端設(shè)計流程。
本文章采用Cadence公
2、司Soc Encounter后端工具對基于0.18μm工藝的ASIC芯片進行后端設(shè)計研究,分析了自動布局布線的過程和原理,對SoC Encounter的布線機制進行了深入的分析,并完成AGC模塊的布線。
后端設(shè)計分為設(shè)計前的數(shù)據(jù)準(zhǔn)備、布局規(guī)劃、標(biāo)準(zhǔn)單元放置、時鐘樹綜合、靜態(tài)時序分析、布線等幾個階段,本文重點研究了時鐘樹綜合和靜態(tài)時序分析。其中,時鐘樹綜合通過三組實驗進行對比研究,提出了采用專用大驅(qū)動時鐘緩沖器和反相器進行時鐘樹
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于PC+ASTRO的深亞微米布局布線流程研究.pdf
- 超深亞微米SOC芯片布局布線實現(xiàn).pdf
- 深亞微米集成電路時鐘線網(wǎng)的設(shè)計布線和優(yōu)化算法研究.pdf
- 亞微米和深亞微米IC中的ESD保護結(jié)構(gòu)研究.pdf
- 深亞微米VLSI及MCM總體布線中的進化算法研究.pdf
- 深亞微米VLSI GHz時鐘網(wǎng)絡(luò)設(shè)計方法研究.pdf
- 超深亞微米工藝下基于UPF的低功耗設(shè)計方法.pdf
- 基于深亞微米工藝的IP設(shè)計技術(shù)研究.pdf
- 基于深亞微米設(shè)計技術(shù)的PCI核研究與實現(xiàn).pdf
- 深亞微米工藝下串?dāng)_優(yōu)化的布線算法分析與實現(xiàn).pdf
- 百萬門級SOC芯片深亞微米物理設(shè)計的方法.pdf
- 深亞微米高速低功耗SRAM的設(shè)計.pdf
- 深亞微米靈敏放大器設(shè)計.pdf
- 深亞微米集成電路自動化流程設(shè)計方法研究.pdf
- 深亞微米IC物理設(shè)計的均衡優(yōu)化研究.pdf
- 深亞微米FPGA互連抗軟錯誤方法研究.pdf
- 亞微米、深亞微米CMOS集成電路靜電保護結(jié)構(gòu)設(shè)計研究.pdf
- 深亞微米全耗盡SOI MOSFET參數(shù)提取方法的研究.pdf
- 深亞微米理論及IP核設(shè)計技術(shù)的研究.pdf
- 蟻群算法在深亞微米VLSI電路繞障礙布線問題中的應(yīng)用.pdf
評論
0/150
提交評論