

已閱讀1頁(yè),還剩82頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、精確確定系統(tǒng)的轉(zhuǎn)角位置和角速度是實(shí)現(xiàn)閉環(huán)控制的重要環(huán)節(jié),因此在很多情況下都需要對(duì)角度進(jìn)行精確的測(cè)量。軸角轉(zhuǎn)換是測(cè)量角度的一個(gè)常用方法,對(duì)其核心部件乘法型DAC的性能不斷提出新的要求。針對(duì)軸角轉(zhuǎn)換的輸入信號(hào)特點(diǎn),本文提出了基于準(zhǔn)浮柵技術(shù)的乘法型DAC結(jié)構(gòu)。
本文進(jìn)行了應(yīng)用于軸角轉(zhuǎn)換的12位乘法型DAC的研究與設(shè)計(jì)。首先介紹了軸角轉(zhuǎn)換的基本理論與算法,分析乘法型DAC的應(yīng)用環(huán)境。然后簡(jiǎn)單介紹準(zhǔn)浮柵的工作原理,并推導(dǎo)出基于準(zhǔn)浮柵
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 10位電流舵型CMOS工藝的DAC.pdf
- 基于準(zhǔn)浮柵技術(shù)的低壓模擬集成電路設(shè)計(jì)研究.pdf
- 具有96dB動(dòng)態(tài)范圍的△∑DAC.pdf
- 基于浮柵技術(shù)的離散型Hopfield神經(jīng)網(wǎng)絡(luò)的設(shè)計(jì).pdf
- 基于DWA的12位分段式電流舵型DAC設(shè)計(jì).pdf
- 基于電流源梯度誤差抑制技術(shù)的12位電流舵DAC設(shè)計(jì).pdf
- 12位DAC電路研究與設(shè)計(jì).pdf
- 12位100MSPS高速DAC設(shè)計(jì).pdf
- 8位電流舵型DAC研究.pdf
- 12位高速DAC關(guān)鍵電路的研究與設(shè)計(jì).pdf
- 一種12位高速CMOS DAC的設(shè)計(jì).pdf
- 12位高速DAC系統(tǒng)級(jí)設(shè)計(jì)與建模.pdf
- 基于浮柵技術(shù)的模擬有源濾波器設(shè)計(jì).pdf
- 12位高速DAC集成電路設(shè)計(jì)研究.pdf
- 一種12位中速DAC的設(shè)計(jì).pdf
- 0.18μmcmos12位dac電路的研究與設(shè)計(jì)
- 低壓低功耗模擬集成電路設(shè)計(jì)的準(zhǔn)浮柵技術(shù)研究.pdf
- 基于浮柵MOS管的動(dòng)態(tài)電路研究.pdf
- DAC基礎(chǔ)研究及八位DAC的設(shè)計(jì).pdf
- 12-16位可變輸入DAC芯片設(shè)計(jì)與測(cè)試.pdf
評(píng)論
0/150
提交評(píng)論