版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著計(jì)算機(jī)體系結(jié)構(gòu)、電路設(shè)計(jì)技術(shù)和集成電路制造工藝的發(fā)展,處理器的性能飛速增長,為了使系統(tǒng)的整體性能達(dá)到最佳,必須設(shè)計(jì)合理高效的存儲系統(tǒng)。其中SDRAM存儲器時序要求復(fù)雜,必須嚴(yán)格設(shè)計(jì)SDRAM控制器,否則微小的錯誤即可導(dǎo)致數(shù)據(jù)存取出錯。
本文研究了網(wǎng)絡(luò)處理器中多核共享SDRAM控制器的設(shè)計(jì)與實(shí)現(xiàn)。在多核多線程網(wǎng)絡(luò)處理器中,SDRAM控制器不僅要支持基本功能如初始化、讀、寫、刷新、預(yù)充電等,還需要存儲和仲裁多個模塊的訪問請
2、求,支持多線程的訪問。固定優(yōu)先級、時分復(fù)用法和動態(tài)仲裁相結(jié)合的仲裁算法有效地解決多個模塊共享SDRAM存儲器訪問請求的公平響應(yīng)問題。本文詳細(xì)研究分析了SDRAM控制器與核心處理器、數(shù)據(jù)轉(zhuǎn)發(fā)引擎及快速總線接口FBI模塊的數(shù)據(jù)傳輸機(jī)制,確保SDRAM存儲器與其他模塊能夠正確地進(jìn)行數(shù)據(jù)傳輸。通過采用open page優(yōu)化和奇偶bankinterleaving策略,減少預(yù)充電和行列選通的延時,提高數(shù)據(jù)傳輸效率。Open page優(yōu)化能將訪存延遲
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 網(wǎng)絡(luò)處理器中多核共享QDR SRAM控制器的研究與設(shè)計(jì).pdf
- 網(wǎng)絡(luò)處理器中的DDR SDRAM控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器系統(tǒng)中SDRAM控制器電路設(shè)計(jì)與仲裁優(yōu)化研究.pdf
- 多核處理器中目錄控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多核網(wǎng)絡(luò)處理器共享存儲控制系統(tǒng)設(shè)計(jì)與優(yōu)化.pdf
- 網(wǎng)絡(luò)處理器中SDRAM存儲器接口模塊設(shè)計(jì)研究.pdf
- 多核網(wǎng)絡(luò)處理器中定制控制處理器關(guān)鍵技術(shù)研究.pdf
- 多核處理器網(wǎng)絡(luò)應(yīng)用研究.pdf
- 多核系統(tǒng)中通用浮點(diǎn)處理器的研究與設(shè)計(jì).pdf
- DDRⅡ SDRAM控制器設(shè)計(jì)實(shí)現(xiàn).pdf
- 基于VMM的多核處理器共享緩存的研究與驗(yàn)證.pdf
- 多核網(wǎng)絡(luò)處理器總線協(xié)議設(shè)計(jì)與實(shí)現(xiàn).pdf
- DDR SDRAM控制器的設(shè)計(jì)與驗(yàn)證.pdf
- 基于多核網(wǎng)絡(luò)處理器的IDS的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于片上網(wǎng)絡(luò)多核處理器設(shè)計(jì)與協(xié)同驗(yàn)證.pdf
- Garfield系列處理器的NAND控制器設(shè)計(jì).pdf
- 基于ARM處理器的無功補(bǔ)償控制器設(shè)計(jì).pdf
- 多核可重配置處理器的設(shè)計(jì)與研究.pdf
- 片上多核處理器共享cache公平劃分的研究與實(shí)現(xiàn).pdf
- 低功耗SDRAM控制器設(shè)計(jì)與軟件驗(yàn)證.pdf
評論
0/150
提交評論