系統(tǒng)芯片核聯(lián)合測試優(yōu)化技術(shù).pdf_第1頁
已閱讀1頁,還剩61頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著集成電路設(shè)計(jì)技術(shù)及制造工藝的不斷發(fā)展,集成電路已經(jīng)進(jìn)入了系統(tǒng)芯片(System on Chip,SoC)時(shí)代。然而隨著SoC集成的芯核數(shù)目的增多,芯核結(jié)構(gòu)復(fù)雜性的提高,測試數(shù)據(jù)量的膨脹等,為SoC的測試帶來更大的挑戰(zhàn)。測試是芯片產(chǎn)品規(guī)?;a(chǎn)的重要環(huán)節(jié),其目標(biāo)是檢測芯片在制造過程中引起的電路故障。VLSI測試方法主要有基于ATE的外部測試、內(nèi)建自測試(Built-InSelf-Test,BIST)和基于測試資源劃分(Test Res

2、ource Partition,TRP)的優(yōu)化測試。目前,基于嵌入式芯核的SoC測試技術(shù)已經(jīng)成為學(xué)術(shù)界研究熱點(diǎn)。本學(xué)位論文在綜述SoC測試?yán)碚摷瓣P(guān)鍵技術(shù)基礎(chǔ)的前提下,重點(diǎn)針對(duì)SoC多芯核聯(lián)合測試和SoC芯核層次化并行測試,開展創(chuàng)新的技術(shù)研究。
   平衡劃分芯核測試鏈可以降低芯核測試應(yīng)用時(shí)間,論文針對(duì)測試訪問機(jī)制(TAM)約束的硬核測試鏈劃分問題,應(yīng)用最佳適應(yīng)遞減算法BFD,可以生成更加平衡的芯核測試鏈。論文以最小化SoC測試應(yīng)

3、用時(shí)間為目標(biāo),構(gòu)建了一種可重配置的多芯核串行聯(lián)合掃描測試結(jié)構(gòu),實(shí)現(xiàn)多個(gè)芯核測試向量的聯(lián)合掃描。實(shí)驗(yàn)將建議方案結(jié)合BFD算法應(yīng)用于典型ITC’02 SoC測試基準(zhǔn)電路,結(jié)果表明,與現(xiàn)有的芯核獨(dú)立測試相比,有效降低SoC測試應(yīng)用時(shí)間。
   為了解決層次化芯核的并行測試問題,論文通過擴(kuò)展標(biāo)準(zhǔn)測試盒結(jié)構(gòu),給出一種新的子核測試盒結(jié)構(gòu),該結(jié)構(gòu)與兩個(gè)測試訪問機(jī)制(TAM)相連接的:1)子核的測試訪問機(jī)制(TAM),為子核傳遞測試激勵(lì):2)父

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論