

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、電壓自舉電路是利用電容的儲能作用、使用開關(guān)技術(shù)實現(xiàn)電荷的存儲和轉(zhuǎn)移,從而達到提升電壓的一種電路。它在現(xiàn)代集成電路中有著廣泛應(yīng)用,比如在存儲器電路中用來產(chǎn)生高壓實現(xiàn)對懸浮柵器件的擦寫操作;在模擬電路中用來產(chǎn)生高壓驅(qū)動模擬開關(guān)等。但是隨著電源電壓的不斷降低,MOS管閾值電壓對電壓自舉電路的電壓提升能力的影響越來越明顯,因此傳統(tǒng)電壓自舉電路將面臨許多問題。
本文的主要目標就是分析低壓集成電路中,傳統(tǒng)電壓自舉電路所面臨的問題,包括
2、閾值損失和工藝兼容等。并針對存在的問題,提出相應(yīng)的解決辦法。同時,還對電壓自舉電路的關(guān)鍵性能指標進行了詳細分析,包括電壓增益、功耗、效率、驅(qū)動能力、紋波特性和芯片面積等。
通過研究電路的拓撲結(jié)構(gòu),本文從電路結(jié)構(gòu)上對傳統(tǒng)電路進行了改進,通過采用新的電路拓撲結(jié)構(gòu),增加了電壓的提升能力,減小了MOS管閾值電壓對電壓增益的影響。在新的電路結(jié)構(gòu)基礎(chǔ)上,實現(xiàn)了兩個電壓自舉電路。兩個電路均采用級聯(lián)結(jié)構(gòu),其中一個使用改進的交叉耦合自舉電路
3、作為基本單元,能有效抑制級間的反向電流,減小了電荷泄漏等不利因素,提升了電壓增益和效率。另一個是將CTS電路和交叉耦合自舉電路巧妙地結(jié)合,構(gòu)成了混合結(jié)構(gòu)的電壓自舉電路,能有效減小CTS電路輸出級的閾值電壓損失,從而使得電路的電壓輸出能力得到提升,能更好地工作在低電壓電路中。在Cadence集成設(shè)計環(huán)境中,采用IBM0.18微米工藝模型和spectre仿真器對設(shè)計的電路進行了仿真分析。結(jié)果表明,四級級聯(lián)的改進型交叉耦合電路在輸入電壓為1.
4、8伏時,輸出電壓為8.2伏,時鐘工作頻率高達145MHz。當(dāng)負載電阻為10k歐姆時,電路的輸出功率為4.4mW?;旌辖Y(jié)構(gòu)的電路采用三級電荷轉(zhuǎn)移開關(guān)電路和一個交叉耦合電路,在輸入電壓為1.8V時,輸出電壓達7V。設(shè)計的電路能有效克服MOS管閾值電壓損失,提升了電路的電壓輸出能力和電路效率。
本文設(shè)計的電壓自舉電路具有電壓增益高、閾值損失小等特點,能夠工作在低至0.9V的電源電壓下,因此特別適合使用在低電源電壓電路中,在低功耗
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低電壓低功耗數(shù)字集成電路技術(shù)研究.pdf
- 集成電路功耗估計及低功耗設(shè)計.pdf
- 低壓低功耗模擬集成電路設(shè)計的準浮柵技術(shù)研究.pdf
- 低電壓低功耗FTFN及其在模擬集成電路設(shè)計中的應(yīng)用研究.pdf
- 連續(xù)小波變換低電壓低功耗開關(guān)電流集成電路技術(shù)實現(xiàn).pdf
- 航天專用低功耗集成電路設(shè)計.pdf
- 低電壓低功耗nMOS與ECL電路設(shè)計研究.pdf
- 集成電路低功耗測試方法研究.pdf
- 深亞微米集成電路的低功耗設(shè)計.pdf
- 集成電路低功耗設(shè)計方法研究【文獻綜述】
- 低電壓低功耗CMOS RSSI電路的研究.pdf
- 低功耗CMOS集成電路設(shè)計方法的研究.pdf
- 集成電路低功耗設(shè)計可逆邏輯綜合及性能分析.pdf
- 低壓低功耗CMOS收發(fā)機射頻前端電路的設(shè)計與研究.pdf
- 集成電路低功耗可測性設(shè)計技術(shù)的分析與實現(xiàn).pdf
- 低功耗集成電路設(shè)計中的多重電力源技術(shù).pdf
- 數(shù)字集成電路低功耗設(shè)計方法研究.pdf
- 數(shù)字集成電路低功耗優(yōu)化設(shè)計研究.pdf
- 低功耗可擴展FFT專用集成電路的設(shè)計.pdf
- 數(shù)字集成電路低功耗分析方法的研究.pdf
評論
0/150
提交評論