版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、本文首先對數(shù)字集成電路的靜態(tài)時序分析做了比較詳細的介紹,重點描述了時序問題的產(chǎn)生、過程、方法、內(nèi)容、考慮的因素等,對整個靜態(tài)時序分析給出一個清晰的脈絡(luò),為后面章節(jié)的內(nèi)容的展開做好準備。接著本文對時序分析的相關(guān)文件及其內(nèi)容做了介紹,并建立了一套從各種庫文件和網(wǎng)表文件轉(zhuǎn)變?yōu)樵诔绦蛑锌梢允褂玫臄?shù)據(jù)結(jié)構(gòu)的過程,目的是使建立的網(wǎng)表結(jié)構(gòu)適合關(guān)鍵路徑查找,使庫結(jié)構(gòu)中能方便的找到單元或線網(wǎng)的時延信息。本文的下一部分對互連線的時延模型做了研究,介紹了
2、一種基于RLC 的互連線時延模型,把樹形互連線轉(zhuǎn)化成單根互連線的方法對樹形線網(wǎng)進行時延分析。以此方法的結(jié)果作為時序分析中的互連線時延。然后,本文對在電路結(jié)構(gòu)中使用的關(guān)鍵路徑算法作了研究,在有關(guān)邊沿和上升下降時間方面對基本算法提出了自己的改進方法,提高了結(jié)果的準確性,并給出了部分偽代碼。本文的最后部分研究了集成電路中互連線之間的串?dāng)_問題,并在時序分析的層面上,對串?dāng)_產(chǎn)生的時延變化做了分析,并給出一套將串?dāng)_分析與時序分析結(jié)合的方法,以便
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 數(shù)字集成電路設(shè)計與分析
- 中國數(shù)字集成電路行業(yè)調(diào)查分析與數(shù)字集成電路龍頭企業(yè)研究
- 數(shù)字集成電路綜合設(shè)計
- 數(shù)字集成電路的設(shè)計形式
- 數(shù)字集成電路的設(shè)計流程
- 數(shù)字集成電路設(shè)計與實現(xiàn)
- 數(shù)字集成電路復(fù)習(xí)筆記
- 超大規(guī)模數(shù)字集成電路的時序分析與優(yōu)化.pdf
- 數(shù)字集成電路課程設(shè)計報告——通訊集成電路
- 數(shù)字集成電路時序故障的在線檢測技術(shù)研究.pdf
- 常用基本數(shù)字集成電路
- 數(shù)字集成電路設(shè)計方法的研究.pdf
- 數(shù)字集成電路低功耗優(yōu)化設(shè)計研究.pdf
- 數(shù)字集成電路驗證方法學(xué)
- 數(shù)字集成電路失效分析方法與技術(shù)的研究.pdf
- 畢業(yè)論文——數(shù)字集成電路
- 數(shù)字集成電路的結(jié)構(gòu)特點cmos電路
- 數(shù)字集成電路低功耗設(shè)計方法研究.pdf
- 數(shù)字集成電路分析與設(shè)計第五章答案
- 數(shù)字集成電路測試系統(tǒng)的開發(fā).pdf
評論
0/150
提交評論