

已閱讀1頁,還剩85頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、該文介紹了自主設計DSP芯片的重要意義和DSP芯片引入可測性設計意義,最后說明了論文的研究背景和論文的主要工作內(nèi)容.同時,介紹了現(xiàn)在國內(nèi)外主流的可測性設計的方法.該文主要從故障效應的角度把可測性設計分為電流測試法和電壓測試法兩大類.重點討論了SMQ320C32芯片所采用的測試方法,并且介紹了為實現(xiàn)SMQ320C32的測試而搭建的測試平臺.該文闡述了SMQ320C32芯片內(nèi)部為了滿足測試要求所進行的硬件電路設計.首先,討論了C32芯片與測
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 集成芯片的可測性設計研究.pdf
- DSP芯片的可測性設計研究.pdf
- GPS基帶芯片的可測性設計研究.pdf
- SoC芯片可測性設計技術(shù)研究.pdf
- 監(jiān)控芯片的可測性電路設計.pdf
- Garfield芯片的可測性設計及測試生成.pdf
- 系統(tǒng)級芯片的測試與可測性設計研究.pdf
- 標記ASIC芯片的可測性設計及物理設計.pdf
- GPS基帶芯片的可測性設計和后端設計.pdf
- 數(shù)?;旌闲盘栃酒臏y試與可測性設計研究.pdf
- 32位高性能DSP可測性研究.pdf
- 開關(guān)電源控制芯片可測性電路的設計.pdf
- 系統(tǒng)級芯片的可測性研究與實踐.pdf
- 基于AMBA總線的系統(tǒng)芯片可測性設計結(jié)構(gòu)研究.pdf
- 32位RISC CPU運算模塊的設計及可測性設計.pdf
- 無線傳感網(wǎng)芯片SEP6110的可測性設計.pdf
- 專用模擬及混合信號芯片可測性設計方法的研究.pdf
- 64K點FFT芯片設計及可測性研究.pdf
- 液晶驅(qū)動控制芯片可測性設計方法學研究.pdf
- 數(shù)字信號處理DSP芯片的可測性設計研究與實現(xiàn).pdf
評論
0/150
提交評論