

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、鎖相環(huán)電路在數(shù)據(jù)通訊集成電路中有著廣泛的應(yīng)用,它可以作為時(shí)鐘產(chǎn)生電路、時(shí)鐘數(shù)據(jù)恢復(fù)電路以及頻率倍增器等的核心電路。因此,鎖相環(huán)的研究以及設(shè)計(jì)有著極其重要的意義。 在片上系統(tǒng)中,數(shù)字電路的規(guī)模變得越來(lái)越大,時(shí)鐘頻率越來(lái)越快。當(dāng)大規(guī)模數(shù)字電路切換翻轉(zhuǎn)時(shí),會(huì)在芯片的電源和襯底上產(chǎn)生嚴(yán)重的噪聲,這些噪聲以及鎖相環(huán)電路本身固有的器件噪聲將共同影響鎖相環(huán)的性能。鎖相環(huán)的輸出時(shí)鐘的周期會(huì)受噪聲的影響而發(fā)生瞬態(tài)的變化,這種變化在時(shí)域上被稱作時(shí)鐘
2、抖動(dòng),而在頻域上被稱作相位噪聲。 鎖相環(huán)電路的設(shè)計(jì)要綜合考慮電路的穩(wěn)定性、鎖定時(shí)間、輸出頻率、對(duì)噪聲的抑制能力以及功耗、面積等指標(biāo)。本文將從這些性能指標(biāo)的折衷考慮對(duì)鎖相環(huán)時(shí)鐘產(chǎn)生電路的設(shè)計(jì)展開討論。 對(duì)于成熟的電荷泵鎖相環(huán)結(jié)構(gòu),本文將從系統(tǒng)的角度討論如何減小鎖相環(huán)的噪聲。接著將討論各個(gè)子模塊的設(shè)計(jì)優(yōu)化。在鎖相環(huán)系統(tǒng)中,電荷泵以及壓控振蕩器產(chǎn)生的噪聲對(duì)系統(tǒng)的噪聲貢獻(xiàn)最大,本文將著重討論這兩個(gè)子模塊的設(shè)計(jì),并對(duì)電荷泵死區(qū)問(wèn)題
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 時(shí)鐘產(chǎn)生系統(tǒng)中的鎖相環(huán)電路設(shè)計(jì).pdf
- 低噪聲的鎖相環(huán)時(shí)鐘產(chǎn)生電路設(shè)計(jì).pdf
- 基于延遲鎖相環(huán)的時(shí)鐘電路設(shè)計(jì).pdf
- 高速SerDes芯片中鎖相環(huán)電路的研究.pdf
- 基于CMOS電荷泵鎖相環(huán)的時(shí)鐘電路設(shè)計(jì).pdf
- 鎖相環(huán)BIST測(cè)試電路設(shè)計(jì).pdf
- 用于時(shí)鐘產(chǎn)生電路的延遲鎖相環(huán)的研究與設(shè)計(jì).pdf
- 基于鎖相環(huán)結(jié)構(gòu)的頻率綜合器芯片電路設(shè)計(jì).pdf
- 鎖相環(huán)高速時(shí)鐘產(chǎn)生器的設(shè)計(jì).pdf
- 系統(tǒng)芯片中的全數(shù)字鎖相環(huán)設(shè)計(jì).pdf
- DSP芯片中的鎖相環(huán)研究與設(shè)計(jì).pdf
- 鎖相環(huán)內(nèi)建參數(shù)測(cè)量電路設(shè)計(jì).pdf
- 鎖相環(huán)片上抖動(dòng)測(cè)量電路設(shè)計(jì).pdf
- 微機(jī)械陀螺中鎖相環(huán)電路設(shè)計(jì).pdf
- 高速低抖動(dòng)CMOS鎖相環(huán)電路設(shè)計(jì).pdf
- 一種基于鎖相環(huán)與延遲鎖相環(huán)混合結(jié)構(gòu)的時(shí)鐘數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- 高速鎖相環(huán)集成電路芯片的設(shè)計(jì).pdf
- VHF頻段無(wú)線接收BICMOS芯片的可變帶寬鎖相環(huán)電路設(shè)計(jì).pdf
- 用于時(shí)鐘信號(hào)發(fā)生的鎖相環(huán)電路的設(shè)計(jì).pdf
- 高頻低噪聲CMOS集成鎖相環(huán)電路設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論