版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著現(xiàn)代科學(xué)技術(shù)的發(fā)展,具有高速信號(hào)處理能力和強(qiáng)的抗輻射能力的計(jì)算機(jī)及控制部件已成為通信衛(wèi)星、氣象衛(wèi)星、航天飛行器、現(xiàn)代武器等系統(tǒng)的核心部分。因此,發(fā)展具有高速度、強(qiáng)抗輻照能力的集成電路技術(shù)是電子信息產(chǎn)業(yè)和國防裝備系統(tǒng)的關(guān)鍵。 當(dāng)前,在集成電路芯片制造中,體硅CMOS半導(dǎo)體工藝技術(shù)仍占據(jù)主導(dǎo)地位,因此,對CMOS集成電路進(jìn)行加固研究就顯得十分必要。由于抗輻照加固技術(shù)屬于軍用技術(shù)范疇,它具有高度的保密性,因此抗輻照加固工藝必須依靠
2、自己的力量,從基礎(chǔ)工藝出發(fā)進(jìn)行研究。 用在空間中的電路會(huì)受到各種射線的影響,要產(chǎn)生電離輻照效應(yīng)和單粒子效應(yīng)等。本文第一部分主要講述了CMOS電路的電離輻射效應(yīng)主要介紹了界面態(tài)的產(chǎn)生,并詳細(xì)分析了輻射感生陷阱電荷的產(chǎn)生過程。并根據(jù)上述原理指導(dǎo)下確定了工藝、設(shè)計(jì)兩方面的抗輻照加固方法,分別介紹了柵氧化層加固,源漏制備技術(shù)加固,鈍化層加固,場區(qū)加固,以及柵氧后高溫的影響。 第二部分主要講述了 CMOS 集成電路的單粒子效應(yīng)。主
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- CMOS工藝集成電路抗輻射加固設(shè)計(jì)研究.pdf
- 納米工藝下CMOS集成電路抗輻射加固鎖存器設(shè)計(jì).pdf
- 納米CMOS集成電路抗輻射加固鎖存器設(shè)計(jì)研究.pdf
- 納米工藝下數(shù)字集成電路的抗輻射加固技術(shù)研究.pdf
- 納米工藝抗輻射加固集成電路設(shè)計(jì)研究.pdf
- 抗輻射加固SOI CMOS工藝技術(shù)及器件研究.pdf
- CMOS集成電路的抗輻射分析及設(shè)計(jì).pdf
- 抗輻射加固數(shù)字集成電路IO庫設(shè)計(jì).pdf
- 集成電路cmos題庫
- CMOS集成電路ESD研究.pdf
- 集成電路單元的抗輻射設(shè)計(jì).pdf
- 針對數(shù)字集成電路抗輻射加固結(jié)構(gòu)的研究.pdf
- CMOS數(shù)字電路的電路級(jí)抗輻射加固方法研究.pdf
- CMOS集成電路ESD保護(hù)研究.pdf
- 基于CMOS工藝的微波毫米波集成電路關(guān)鍵技術(shù)研究.pdf
- 毫米波CMOS集成電路若干關(guān)鍵技術(shù)研究.pdf
- 深亞微米CMOS工藝下模擬集成電路的數(shù)字增強(qiáng)技術(shù)研究.pdf
- 抗輻射100V SOI工藝技術(shù)研究.pdf
- 深亞微米 CMOS 工藝下模擬集成電路的數(shù)字增強(qiáng)技術(shù)研究.pdf
- CMOS集成電路電荷共享單粒子翻轉(zhuǎn)分析及加固.pdf
評論
0/150
提交評論