版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、山東大學(xué)碩士學(xué)位論文EOS芯片的設(shè)計(jì)及FPGA驗(yàn)證姓名:孔慶濤申請(qǐng)學(xué)位級(jí)別:碩士專業(yè):通信與信息系統(tǒng)指導(dǎo)教師:李惠軍20080410山東大學(xué)碩士學(xué)位論文摘近年來,隨著Internet技術(shù)的發(fā)展和寬帶接入網(wǎng)建設(shè)的深入,數(shù)據(jù)業(yè)務(wù)流量飛速增長(zhǎng),已經(jīng)成為電信市場(chǎng)的主體之一。然而,純粹的m網(wǎng)絡(luò)還達(dá)不到公用傳輸網(wǎng)的可靠性要求且其建設(shè)耗資巨大。EOS(EthemetOVel“SDH)技術(shù)的出現(xiàn),實(shí)現(xiàn)了數(shù)據(jù)業(yè)務(wù)在SDH網(wǎng)絡(luò)中的高效傳輸,最大程度地利用了
2、現(xiàn)有的網(wǎng)絡(luò)資源。本文提出了一種切實(shí)可行的、經(jīng)濟(jì)有效的高集成度EOS芯片的解決方案并對(duì)其進(jìn)行了FPGA驗(yàn)證。首先,分析了EOS芯片涉及的關(guān)鍵技術(shù),并在此基礎(chǔ)上提出了EOS芯片的總體設(shè)計(jì)方案,完成了功能定義和模塊劃分。然后,詳細(xì)闡述了EOS芯片中100Mb/s以太網(wǎng)業(yè)務(wù)映射/解映射部分和1000Mb/s以太網(wǎng)業(yè)務(wù)映射/解映射部分的設(shè)計(jì)及時(shí)序仿真。最后,介紹了EOS芯片的FPGA實(shí)現(xiàn)與板級(jí)調(diào)試并給出了測(cè)試結(jié)果。測(cè)試結(jié)果表明該EOS芯片實(shí)現(xiàn)了以
3、太網(wǎng)數(shù)據(jù)業(yè)務(wù)與傳統(tǒng)PDH業(yè)務(wù)到SDH傳輸網(wǎng)的映射/解映射功能,同時(shí)具備性能監(jiān)視能力。本文采用自頂向下(Top—Down)的設(shè)計(jì)方法,通過RTL級(jí)Verilog硬件描述語言編程完成芯片的設(shè)計(jì)。在XilinxISE91i集成開發(fā)環(huán)境中完成設(shè)計(jì)的輸入、功能仿真、邏輯綜合、靜態(tài)時(shí)序分析、動(dòng)態(tài)時(shí)序驗(yàn)證以及FPGA下載配置。采用MentorGraphics公司的Modelsim進(jìn)行功能仿真和時(shí)序仿真,采用Synplicity公司的SynplifyP
4、ro81完成設(shè)計(jì)的邏輯綜合與靜態(tài)時(shí)序分析。綜合考慮設(shè)計(jì)規(guī)模和各廠家FPGA器件的性能與價(jià)格,選用Xilinx公司Spartan3E系列的XC3S500E4FG320C器件完成了該EOS芯片的FPGA實(shí)現(xiàn)。將物理實(shí)現(xiàn)生成的下載文件寫入到FPGA的E2PROM之后,采用XilinxSpartan3EStarterKit開發(fā)板環(huán)境對(duì)芯片進(jìn)行板級(jí)調(diào)試,進(jìn)而測(cè)試該EOS芯片的性能。本文的主要貢獻(xiàn)在于給出了一種功能完備的EOS芯片的詳細(xì)設(shè)計(jì)方案,解
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于EOS芯片MAC模塊的EDA驗(yàn)證.pdf
- EoS中虛級(jí)聯(lián)及LCAS功能的芯片設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- MSTP芯片的系統(tǒng)級(jí)設(shè)計(jì)及FPGA驗(yàn)證.pdf
- 基于FPGA的SoC芯片驗(yàn)證平臺(tái)設(shè)計(jì).pdf
- NFC防偽芯片設(shè)計(jì)與FPGA驗(yàn)證.pdf
- 基于墨盒控制芯片的存儲(chǔ)器設(shè)計(jì)及FPGA驗(yàn)證.pdf
- USB音頻控制芯片的設(shè)計(jì)及其FPGA驗(yàn)證.pdf
- 基于FPGA的WX基帶通信芯片原型驗(yàn)證.pdf
- usb2.0加密接口芯片的設(shè)計(jì)及其fpga驗(yàn)證
- LTE基帶芯片HardPHY子系統(tǒng)的FPGA驗(yàn)證.pdf
- 基于FPGA的GPS芯片驗(yàn)證與實(shí)現(xiàn)研究.pdf
- 基于LCAS技術(shù)的EoS系統(tǒng)的FPGA設(shè)計(jì).pdf
- 基于fpga的sata2.0加解密接口芯片的設(shè)計(jì)驗(yàn)證及測(cè)試
- 基于EoS系統(tǒng)ASIC芯片中數(shù)據(jù)處理模塊的驗(yàn)證方法研究.pdf
- 指紋識(shí)別芯片的算法設(shè)計(jì)及其在FPGA上的原型驗(yàn)證.pdf
- FPGA芯片內(nèi)部系統(tǒng)控制與配置電路模塊的設(shè)計(jì)與驗(yàn)證.pdf
- 利用FPGA設(shè)計(jì)和實(shí)現(xiàn)點(diǎn)對(duì)點(diǎn)EoS的成幀.pdf
- SAR ADC的研究及芯片設(shè)計(jì)與驗(yàn)證.pdf
- DAB+基帶解碼芯片的功能驗(yàn)證系統(tǒng)設(shè)計(jì)及功能驗(yàn)證.pdf
- 國(guó)產(chǎn)電視芯片HS2801的FPGA驗(yàn)證系統(tǒng)平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論