

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著信息社會的高速發(fā)展,互聯(lián)網+和工業(yè)4.0的提出以及多媒體娛樂設備的快速更新?lián)Q代,新的通信標準應具有更快的傳輸速度和總線交流的能力。MLVDS(Multipoint-Low-Voltage Differential Signaling)又稱多點LVDS是LVDS的點對點結構向總線方向的延伸。它的低功耗,高速度和杰出的噪聲抑制能力讓其在現(xiàn)代社會得到了廣泛的應用,發(fā)展迅速。
本文回顧了MLVDS的發(fā)展歷史和國內外的研究現(xiàn)狀。在深
2、入理解其TIA/EIA-899標準后,明確了MLVDS接收器設計時需要注意的主要問題。圍繞這些設計的主要問題,提出了新穎的設計思路,并把接收器電路分為三個主要模塊:電壓壓縮保持電路,兼容轉換電路和帶模式選擇的比較器電路。
電壓壓縮保持電路首先針對端電壓的寬輸入范圍-1.4V-3.8V,利用電阻分壓原理,使其輸入端電壓被壓縮在電源電壓的范圍內。隨后,把一端輸出電壓作為負反饋并使用參考電壓為基準來保持這一端的輸出電壓在參考電壓附近
3、。最后,利用電流鏡電路,獲得對稱性的電阻分壓,使輸出的差分電壓和輸入基本保持不變。這樣的設計不僅簡化了后續(xù)的兼容轉換電路,而且也保證了比較器電路的輸入始終保持在其輸入共模范圍ICMR(Input Common Mode Range)內。
在兼容轉換電路的設計中,針對Type-1和2型閾值電壓間的聯(lián)系,本文提出了一個新穎的利用基本的電流鏡和MOSFET飽和區(qū)電流模型的電平移位電路,并建立模型,從理論上分析了其最大誤差。
4、 帶模式選擇的比較器電路完成了Type-1和2型的模式選擇,并放大差分信號和輸出CMOS電平。
本文基于SMIC65nm1P9M庫,使用Cadence軟件在每個模塊的設計中做了功能仿真。隨后,在分析了本設計應該采用的版圖繪制策略的基礎上,基于SMIC65nm1P9M工藝完成了MLVDS接收器的版圖設計。最后,利用Hercules和StarRC軟件聯(lián)合抽取了所繪版圖的寄生參數(shù),并利用HSpice軟件對含有寄生參數(shù)的設計做了后仿真
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 65nm SRAM的設計.pdf
- 基于65nm工藝的存儲器可測性設計.pdf
- 基于65nm CMOS工藝的高速SRAM設計.pdf
- 基于65nm CMOS工藝的低功耗觸發(fā)器設計.pdf
- 基于65nm CMOS的快速響應LDO設計.pdf
- 基于65nm工藝的256Bit eFuse設計.pdf
- 基于65nm的低功耗設計與等價性驗證.pdf
- 基于65nm工藝的Rijndael加密算法ASIC設計.pdf
- 65nm NOR型閃存芯片RTS噪聲研究.pdf
- 65nm工藝下6.25gbpsserdes發(fā)送器的設計
- 基于65nm工藝新型SRAM存儲單元設計.pdf
- 一個65nm低壓差線性穩(wěn)壓器的設計.pdf
- 應用于Cache的65nm高速SRAM設計.pdf
- 基于65nm DDR PHY數(shù)字后端設計方法的研究.pdf
- 65nm內嵌FPGA振蕩器的設計與實現(xiàn)方法的研究.pdf
- 65nm溝槽刻蝕工藝研發(fā).pdf
- 65nm SoC芯片低功耗設計的物理實現(xiàn).pdf
- 基于65nm工藝嵌入式存儲器MBIST電路的研究.pdf
- 基于65nm技術平臺的低功耗嵌入式SRAM設計.pdf
- 65nm CMOS工藝28Gb-s EAM驅動器設計.pdf
評論
0/150
提交評論