已閱讀1頁(yè),還剩73頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、 論文題目 基于 700V SOI 工藝平臺(tái)的 0.5µ m 標(biāo)準(zhǔn)單元庫(kù)的設(shè)計(jì) 學(xué) 科 專 業(yè) 微電子學(xué)與固體電子學(xué) 學(xué) 號(hào) 201021030111 作 者 姓 名 范 琳 指 導(dǎo) 教 師 劉布民 高 工 STANDARD CELL LIBRARY DESIGN RESEARCH BASED ON 700V 0.5µ m OF SO
2、I TECHNOLOGY PLATFORM A Master Thesis Submitted to University of Electronic Science and Technology of China Major: Microelectronics and Solid-State Electronics Author: Lin Fan Advisor: Bumin Liu School : Microelectro
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于smic0.18μmeeprom工藝的標(biāo)準(zhǔn)單元庫(kù)設(shè)計(jì)
- 基于smic0.18umeeprom工藝的標(biāo)準(zhǔn)單元庫(kù)設(shè)計(jì)
- smic0.18μm工藝抗輻射組合標(biāo)準(zhǔn)單元庫(kù)設(shè)計(jì)
- 0.18μm抗輻射標(biāo)準(zhǔn)單元庫(kù)的設(shè)計(jì)與實(shí)現(xiàn)
- 40納米工藝下標(biāo)準(zhǔn)單元庫(kù)的設(shè)計(jì).pdf
- 基于CMOS工藝標(biāo)準(zhǔn)單元庫(kù)的擴(kuò)展與優(yōu)化.pdf
- smic0.18μm工藝抗輻射時(shí)序標(biāo)準(zhǔn)單元建庫(kù)研究
- 基于TSMC28nm工藝的低功耗標(biāo)準(zhǔn)單元庫(kù)設(shè)計(jì).pdf
- 近閾值高能效抗工藝偏差的標(biāo)準(zhǔn)單元庫(kù)設(shè)計(jì).pdf
- 基于納米工藝標(biāo)準(zhǔn)單元的光學(xué)鄰近效應(yīng)優(yōu)化設(shè)計(jì)方法.pdf
- 近閾值低漏電標(biāo)準(zhǔn)單元庫(kù)設(shè)計(jì).pdf
- 深亞微米標(biāo)準(zhǔn)單元庫(kù)設(shè)計(jì)與優(yōu)化.pdf
- 一種標(biāo)準(zhǔn)單元庫(kù)功能測(cè)試模塊的設(shè)計(jì).pdf
- 40nm標(biāo)準(zhǔn)單元庫(kù)的移植與加固設(shè)計(jì).pdf
- 應(yīng)用于低功耗技術(shù)的標(biāo)準(zhǔn)單元庫(kù).pdf
- 40nm可制造標(biāo)準(zhǔn)單元庫(kù)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 0.35um標(biāo)準(zhǔn)單元庫(kù)的設(shè)計(jì)技術(shù)研究及實(shí)現(xiàn)
- 0.6v40nm低電壓標(biāo)準(zhǔn)單元庫(kù)設(shè)計(jì)
- 納米工藝下低漏功耗CMOS標(biāo)準(zhǔn)單元的設(shè)計(jì).pdf
- 基于40nm工藝的一種改進(jìn)型I-O標(biāo)準(zhǔn)單元庫(kù)及ESD設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論