2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩75頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、COMS器件進(jìn)入超深亞微米階段,集成電路向高集成度、高速度、低功耗發(fā)展。芯片工藝復(fù)雜度和設(shè)計(jì)復(fù)雜度的提高,使得芯片的測試問題變得更加突出,也對集成電路測試方法和設(shè)計(jì)方法提出了新的要求。可測性設(shè)計(jì)已經(jīng)成為現(xiàn)在解決芯片測試問題的主要手段。
  本文首先簡要闡述了集成電路故障機(jī)理、故障模型和可測性設(shè)計(jì)的基本概念,然后概述了常用的可測性設(shè)計(jì)技術(shù),如掃描可測性設(shè)計(jì)、邊界掃描、內(nèi)建自測試、測試矢量自動生成等,并介紹了一些提高電路故障覆蓋率的方

2、法。
  實(shí)驗(yàn)是芯片設(shè)計(jì)過程中的DFT設(shè)計(jì)流程,我們根據(jù)芯片的實(shí)際情況,采用全掃描測試技術(shù),設(shè)計(jì)了三條掃描鏈,并對違反設(shè)計(jì)規(guī)則的部分進(jìn)行修正,得到了較高的故障覆蓋率和良好的測試效果,并且沒有對電路本身的性能造成大的影響。對芯片中嵌入式存儲器的測試,采用了存儲器內(nèi)建自測試技術(shù),該技術(shù)將測試電路置入芯片內(nèi)部,測試向量的產(chǎn)生、加載和結(jié)果分析都由測試電路自動完成,解決了由于電路集成度高而導(dǎo)致的測試訪問困難的問題。測試電路設(shè)計(jì)完成后,使用

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論