SOC設計中IP核的測試方法與應用.pdf_第1頁
已閱讀1頁,還剩79頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、隨著半導體工藝的進展和設計水平的提高,芯片設計業(yè)已進入了SOC(系統(tǒng)級芯片)時代.單個芯片上集成了更多數(shù)量的晶體管,能夠完成更加復雜的功能.另外由于日益緊迫的市場要求,芯片的設計周期變得很短,大量地運用預先設計好的標準IP模塊來構建SOC芯片的方法逐漸成為主流.所以,當前SOC芯片的兩個顯著特點是規(guī)模巨大和大量的內(nèi)嵌芯核.但是如此大規(guī)模的芯片其制造故障也會隨之提高,這就對芯片測試提出了更高的要求,不僅需要更大型和更昂貴的測試儀器、更加精

2、準的時序控制,還需要花費更長的單芯片測試時間,這都會導致測試成本的提高.當前SOC芯片內(nèi)部大量地采用IP核,由于IP的使用、授權、保護等措施也會給測試帶來更多的挑戰(zhàn).在以往傳統(tǒng)的測試領域里,即使是運用了DFT(可測性設計)技術,采用基于掃描鏈的測試方法,也還是難以滿足如今的測試成本激增的問題.然而,如果采用基于BIST(內(nèi)建自測試)的測試技術,在芯片內(nèi)部增加了測試電路,在測試時期使用自測試的方式測試內(nèi)嵌的芯核,就能夠測試諸如IP芯核、片

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論