版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著處理器和存儲(chǔ)器性能增長(zhǎng)速度的差距逐漸增大,存儲(chǔ)器性能的好壞逐漸成為影響SOC系統(tǒng)性能的重要因素。優(yōu)化DDR控制器訪存調(diào)度算法和DDR控制器頁(yè)策略是改進(jìn)DDR存儲(chǔ)器性能的關(guān)鍵,設(shè)計(jì)合理的訪存調(diào)度算法和頁(yè)策略將很大程度上優(yōu)化SOC系統(tǒng)的性能。本文將在SOC存儲(chǔ)子系統(tǒng)高層建模的基礎(chǔ)上優(yōu)化DDR控制器訪存調(diào)度算法,SOC存儲(chǔ)子系統(tǒng)高層建模使用美國(guó)馬里蘭大學(xué)開發(fā)的開源模擬器DRAMSim2。
本文通過對(duì)其源代碼進(jìn)行修改裁剪,在DRA
2、MSim2原有輪詢調(diào)度算法基礎(chǔ)上,增加優(yōu)先級(jí)調(diào)度策略,形成基于輪詢機(jī)制的優(yōu)先級(jí)調(diào)度算法,改進(jìn)原始DRAMSim2版本中僅支持固定開頁(yè)和閉頁(yè)的頁(yè)策略,實(shí)現(xiàn)了動(dòng)態(tài)開閉頁(yè)切換的功能。針對(duì)基于輪詢機(jī)制的訪存調(diào)度算法存在的問題,將輪詢調(diào)度算法和優(yōu)先級(jí)調(diào)度算法的特點(diǎn)結(jié)合,在DRAMSim2中設(shè)計(jì)實(shí)現(xiàn)了基于輪詢機(jī)制的優(yōu)先級(jí)調(diào)度算法,DDR控制器的訪存性能得到顯著提升,改進(jìn)的基于輪詢機(jī)制的優(yōu)先級(jí)調(diào)度算法對(duì)系統(tǒng)延遲性能的提升在15-30%。針對(duì)DRAMS
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 移動(dòng)智能終端SoC多端口DDR存儲(chǔ)控制器訪存特性分析與評(píng)估.pdf
- SOC系統(tǒng)的高層建?!獠看鎯?chǔ)控制器及總線建模.pdf
- 基于訪存Trace的多通道DDR控制器建模與適配.pdf
- ddr存儲(chǔ)系統(tǒng)訪存性能的解析建模與驗(yàn)證
- DDR存儲(chǔ)系統(tǒng)訪存性能的解析建模與驗(yàn)證.pdf
- 基于訪存密度的內(nèi)存控制器調(diào)度研究.pdf
- SoC高層建模和存儲(chǔ)子系統(tǒng)內(nèi)存布局優(yōu)化技術(shù)研究.pdf
- 高速DDR存儲(chǔ)器子系統(tǒng)的設(shè)計(jì).pdf
- 高性能SoC的訪存調(diào)度模塊設(shè)計(jì)與優(yōu)化.pdf
- DDR3存儲(chǔ)控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多通道DDR控制器動(dòng)態(tài)調(diào)度機(jī)制建模與優(yōu)化.pdf
- 針對(duì)SEPO718DDR多端口存儲(chǔ)控制器的調(diào)度算法的優(yōu)化設(shè)計(jì).pdf
- 基于SOC存儲(chǔ)控制器的研究與開發(fā).pdf
- M-DSP標(biāo)量訪存控制器的設(shè)計(jì)與驗(yàn)證.pdf
- 基于DDR3控制器的高速存儲(chǔ)接口系統(tǒng)的設(shè)計(jì)與驗(yàn)證.pdf
- 面向高清視頻編碼系統(tǒng)的DDR控制器建模與評(píng)估.pdf
- DDRⅡ SDRAM控制器設(shè)計(jì)實(shí)現(xiàn).pdf
- 基于SoC的實(shí)時(shí)成像處理器中DDR存儲(chǔ)系統(tǒng)研究.pdf
- 適用于DDR SDRAM和DDR2 SDRAM的控制器的設(shè)計(jì).pdf
- 基于雙PLB總線DDR2存儲(chǔ)控制器的設(shè)計(jì)與驗(yàn)證.pdf
評(píng)論
0/150
提交評(píng)論