版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、深亞微米工藝技術(shù)的不斷發(fā)展和人們對數(shù)據(jù)存儲需求的不斷提高,共同促進(jìn)了存儲器技術(shù)的飛速發(fā)展,存儲器的重要性也越發(fā)顯現(xiàn)。這主要表現(xiàn)為嵌入式存儲器在整個 SoC系統(tǒng)中的應(yīng)用越來越多,所占比重越來越大。然而,由于嵌入式存儲器往往深嵌在芯片內(nèi)部,與其直接相連的I/O端口很少,很難實現(xiàn)對嵌入式存儲器的直接控制和觀察,大大增加了測試難度;另一方面,隨著工藝尺寸的縮小,芯片上存儲器密度的增加和存儲器本身的復(fù)雜度不斷提高,使得存儲器不斷出現(xiàn)新的故障類型,
2、測試數(shù)據(jù)越來越龐大,極大的增加了測試成本,原始的測試方法已經(jīng)難以應(yīng)對這些新的挑戰(zhàn)。
本文討論的存儲器內(nèi)建自測試技術(shù)恰是專門針對于嵌入式存儲器的一種行之有效的測試技術(shù)。存儲器內(nèi)建自測試技術(shù)主要是通過在待測存儲器外圍加入BIST電路,自動實現(xiàn)測試數(shù)據(jù)的內(nèi)部生成、向量施加和結(jié)果分析,從而達(dá)到在電路內(nèi)部檢測存儲器故障的目的。存儲器內(nèi)建自測試技術(shù)憑借其操作簡單、覆蓋率高、成本低等優(yōu)點成為目前存儲器測試的主流技術(shù)。
本文圍繞So
3、C中的嵌入式存儲器內(nèi)建自測試技術(shù)主要完成了以下幾項工作:
(1)提出了改進(jìn)的March LR測試算法。通過從測試時間、故障覆蓋率和故障覆蓋范圍三個方面對比分析各種存儲器測試算法的優(yōu)劣,得到最優(yōu)測試算法March LR算法。針對March算法無法覆蓋地址內(nèi)字間故障的缺陷,結(jié)合故障模型的相關(guān)理論知識,提出了改進(jìn)的March LR測試算法。改進(jìn)后的算法在保持對原有故障的覆蓋上,增加了對地址內(nèi)位間故障的覆蓋,提高了故障覆蓋范圍和故障覆
4、蓋率。
?。?)設(shè)計了以SRAM為待測存儲器,以改進(jìn)的March LR算法為測試算法的存儲器內(nèi)建自測試電路。本文對測試電路的各個組成部分進(jìn)行了模塊化設(shè)計,其中詳細(xì)設(shè)計了作為測試算法硬件實現(xiàn)的內(nèi)建自測試控制器,最后編寫了測試算法自定義文件,應(yīng)用相關(guān)工具進(jìn)行了代碼的生成和插入。
?。?)設(shè)計了多存儲器的存儲器內(nèi)建自測試電路。在單存儲器內(nèi)建自測電路的基礎(chǔ)上,提出了多存儲器情況下的測試電路設(shè)計方法,集中解決了測試輸入輸出占用引腳
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于March C-算法的SRAM內(nèi)建自測試電路設(shè)計.pdf
- 內(nèi)建自測試march算法的優(yōu)化研究.pdf
- 基于March C+算法的存儲器內(nèi)建自測試自測試設(shè)計與仿真.pdf
- 嵌入式SRAM內(nèi)建自測試設(shè)計.pdf
- 嵌入式SRAM內(nèi)建自測試的測試實現(xiàn).pdf
- 基于FPGA的內(nèi)建自測試設(shè)計與實現(xiàn).pdf
- 基于多掃描鏈的內(nèi)建自測試設(shè)計.pdf
- 基于多目標(biāo)進(jìn)化算法的低功耗內(nèi)建自測試(BIST)設(shè)計.pdf
- 基于March C-算法的SRAM測試設(shè)計與實現(xiàn).pdf
- 嵌入式SRAM簇內(nèi)建自測試結(jié)構(gòu)及自動生成研究.pdf
- 嵌入式memory內(nèi)建自測試算法.pdf
- SATA內(nèi)建自測試的電路設(shè)計與實現(xiàn).pdf
- 基于冗余共享的嵌入式SRAM的內(nèi)建自測試修復(fù)及失效分析.pdf
- 基于軟件內(nèi)建自測試的測試用例研究.pdf
- 低功耗內(nèi)建自測試設(shè)計方法研究.pdf
- 軟件內(nèi)建自測試中類測試模板的設(shè)計與實現(xiàn).pdf
- 軟件內(nèi)建自測試中測試點的設(shè)計與實現(xiàn).pdf
- 鎖相環(huán)內(nèi)建自測試研究.pdf
- 基于進(jìn)化算法的低功耗內(nèi)建自測試(BIST)技術(shù)研究.pdf
- 軟件內(nèi)建自測試中的測試程序生成.pdf
評論
0/150
提交評論